Detalles del proyecto

Número:PNE-FprCEN/CLC/TR 18202
Fuente:UNE
Comité:CTN 71/SC 14
Título del comité:CTN 71/SC 14 Tecnologías cuánticas
Fecha de inicio de recepción de comentarios:2025-mayo-19
Fecha límite de recepción comentarios:2025-junio-18
Objeto y campo de aplicación del proyecto:Este documento define un modelo de capas que cubre toda la pila de computadoras cuánticas universales basadas en puertas. El grupo de capas de nivel inferior (hardware) está organizado en diferentes pilas de hardware adaptadas a distintas arquitecturas de hardware, mientras que el grupo de capas de nivel superior (software) se construye sobre estas y se espera que sea común para todos los sistemas de computación cuántica. Cuanto más arriba en la pila, más agnóstico será respecto a las capas subyacentes. Reducir las dependencias entre las capas superiores e inferiores es un punto crucial para optimizar los cálculos cuánticos. Un requisito complementario es permitir un flujo libre pero bien definido de información hacia arriba y hacia abajo entre las capas superiores e inferiores para permitir el co-diseño de hardware y software. El alcance de este Informe Técnico se limita a un modelo de computación cuántica universal basado en puertas, también conocido como modelo de computación cuántica digital o de circuito, en múltiples sistemas físicos como transmon, qubit de espín, trampa de iones, átomos neutros y otros. Este documento no se aplica a tecnologías como el modelo de computación cuántica adiabática universal y su forma heurística de recocido cuántico, si no corresponden a un circuito cuántico basado en puertas. Debido a las principales diferencias arquitectónicas en las capas inferiores, tampoco se aplica al modelo de computación cuántica fotónica unidireccional universal, aunque este sea totalmente compatible con el modelo de computación cuántica basado en puertas. Además, los modelos de computación cuántica que no son universales, como los simuladores cuánticos y los de propósitos especiales, también están fuera del alcance. Limitar el alcance a un modelo de computación cuántica universal basado en puertas se justifica por las similitudes esperadas en las capas superiores, principalmente por encima de la capa de abstracción de hardware (HAL), hasta la capa de servicio. Estas similitudes implican un mercado para productos de software utilizables para esta amplia gama de tecnologías de computación cuántica. El presente Informe Técnico se centra en una descripción de alto nivel (funcional) de las capas involucradas. Los detalles adicionales de las capas individuales están reservados para otros futuros CEN/CLC/TR.

Puede realizar comentarios a cualquier apartado de este documento mientras  se refiera al citado apartado.

Todos los comentarios serán comprobados antes de hacerlos públicos en la página web. No se valorarán ni modificarán contenidos técnicos, así como tampoco se corregirán errores gramaticales u ortográficos.